pcie-kirin.c 13 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519
  1. /*
  2. * PCIe host controller driver for Kirin Phone SoCs
  3. *
  4. * Copyright (C) 2017 Hilisicon Electronics Co., Ltd.
  5. * http://www.huawei.com
  6. *
  7. * Author: Xiaowei Song <songxiaowei@huawei.com>
  8. *
  9. * This program is free software; you can redistribute it and/or modify
  10. * it under the terms of the GNU General Public License version 2 as
  11. * published by the Free Software Foundation.
  12. */
  13. #include <asm/compiler.h>
  14. #include <linux/compiler.h>
  15. #include <linux/clk.h>
  16. #include <linux/delay.h>
  17. #include <linux/err.h>
  18. #include <linux/gpio.h>
  19. #include <linux/interrupt.h>
  20. #include <linux/mfd/syscon.h>
  21. #include <linux/of_address.h>
  22. #include <linux/of_gpio.h>
  23. #include <linux/of_pci.h>
  24. #include <linux/pci.h>
  25. #include <linux/pci_regs.h>
  26. #include <linux/platform_device.h>
  27. #include <linux/regmap.h>
  28. #include <linux/resource.h>
  29. #include <linux/types.h>
  30. #include "pcie-designware.h"
  31. #define to_kirin_pcie(x) dev_get_drvdata((x)->dev)
  32. #define REF_CLK_FREQ 100000000
  33. /* PCIe ELBI registers */
  34. #define SOC_PCIECTRL_CTRL0_ADDR 0x000
  35. #define SOC_PCIECTRL_CTRL1_ADDR 0x004
  36. #define SOC_PCIEPHY_CTRL2_ADDR 0x008
  37. #define SOC_PCIEPHY_CTRL3_ADDR 0x00c
  38. #define PCIE_ELBI_SLV_DBI_ENABLE (0x1 << 21)
  39. /* info located in APB */
  40. #define PCIE_APP_LTSSM_ENABLE 0x01c
  41. #define PCIE_APB_PHY_CTRL0 0x0
  42. #define PCIE_APB_PHY_CTRL1 0x4
  43. #define PCIE_APB_PHY_STATUS0 0x400
  44. #define PCIE_LINKUP_ENABLE (0x8020)
  45. #define PCIE_LTSSM_ENABLE_BIT (0x1 << 11)
  46. #define PIPE_CLK_STABLE (0x1 << 19)
  47. #define PHY_REF_PAD_BIT (0x1 << 8)
  48. #define PHY_PWR_DOWN_BIT (0x1 << 22)
  49. #define PHY_RST_ACK_BIT (0x1 << 16)
  50. /* info located in sysctrl */
  51. #define SCTRL_PCIE_CMOS_OFFSET 0x60
  52. #define SCTRL_PCIE_CMOS_BIT 0x10
  53. #define SCTRL_PCIE_ISO_OFFSET 0x44
  54. #define SCTRL_PCIE_ISO_BIT 0x30
  55. #define SCTRL_PCIE_HPCLK_OFFSET 0x190
  56. #define SCTRL_PCIE_HPCLK_BIT 0x184000
  57. #define SCTRL_PCIE_OE_OFFSET 0x14a
  58. #define PCIE_DEBOUNCE_PARAM 0xF0F400
  59. #define PCIE_OE_BYPASS (0x3 << 28)
  60. /* peri_crg ctrl */
  61. #define CRGCTRL_PCIE_ASSERT_OFFSET 0x88
  62. #define CRGCTRL_PCIE_ASSERT_BIT 0x8c000000
  63. /* Time for delay */
  64. #define REF_2_PERST_MIN 20000
  65. #define REF_2_PERST_MAX 25000
  66. #define PERST_2_ACCESS_MIN 10000
  67. #define PERST_2_ACCESS_MAX 12000
  68. #define LINK_WAIT_MIN 900
  69. #define LINK_WAIT_MAX 1000
  70. #define PIPE_CLK_WAIT_MIN 550
  71. #define PIPE_CLK_WAIT_MAX 600
  72. #define TIME_CMOS_MIN 100
  73. #define TIME_CMOS_MAX 105
  74. #define TIME_PHY_PD_MIN 10
  75. #define TIME_PHY_PD_MAX 11
  76. struct kirin_pcie {
  77. struct dw_pcie *pci;
  78. void __iomem *apb_base;
  79. void __iomem *phy_base;
  80. struct regmap *crgctrl;
  81. struct regmap *sysctrl;
  82. struct clk *apb_sys_clk;
  83. struct clk *apb_phy_clk;
  84. struct clk *phy_ref_clk;
  85. struct clk *pcie_aclk;
  86. struct clk *pcie_aux_clk;
  87. int gpio_id_reset;
  88. };
  89. /* Registers in PCIeCTRL */
  90. static inline void kirin_apb_ctrl_writel(struct kirin_pcie *kirin_pcie,
  91. u32 val, u32 reg)
  92. {
  93. writel(val, kirin_pcie->apb_base + reg);
  94. }
  95. static inline u32 kirin_apb_ctrl_readl(struct kirin_pcie *kirin_pcie, u32 reg)
  96. {
  97. return readl(kirin_pcie->apb_base + reg);
  98. }
  99. /* Registers in PCIePHY */
  100. static inline void kirin_apb_phy_writel(struct kirin_pcie *kirin_pcie,
  101. u32 val, u32 reg)
  102. {
  103. writel(val, kirin_pcie->phy_base + reg);
  104. }
  105. static inline u32 kirin_apb_phy_readl(struct kirin_pcie *kirin_pcie, u32 reg)
  106. {
  107. return readl(kirin_pcie->phy_base + reg);
  108. }
  109. static long kirin_pcie_get_clk(struct kirin_pcie *kirin_pcie,
  110. struct platform_device *pdev)
  111. {
  112. struct device *dev = &pdev->dev;
  113. kirin_pcie->phy_ref_clk = devm_clk_get(dev, "pcie_phy_ref");
  114. if (IS_ERR(kirin_pcie->phy_ref_clk))
  115. return PTR_ERR(kirin_pcie->phy_ref_clk);
  116. kirin_pcie->pcie_aux_clk = devm_clk_get(dev, "pcie_aux");
  117. if (IS_ERR(kirin_pcie->pcie_aux_clk))
  118. return PTR_ERR(kirin_pcie->pcie_aux_clk);
  119. kirin_pcie->apb_phy_clk = devm_clk_get(dev, "pcie_apb_phy");
  120. if (IS_ERR(kirin_pcie->apb_phy_clk))
  121. return PTR_ERR(kirin_pcie->apb_phy_clk);
  122. kirin_pcie->apb_sys_clk = devm_clk_get(dev, "pcie_apb_sys");
  123. if (IS_ERR(kirin_pcie->apb_sys_clk))
  124. return PTR_ERR(kirin_pcie->apb_sys_clk);
  125. kirin_pcie->pcie_aclk = devm_clk_get(dev, "pcie_aclk");
  126. if (IS_ERR(kirin_pcie->pcie_aclk))
  127. return PTR_ERR(kirin_pcie->pcie_aclk);
  128. return 0;
  129. }
  130. static long kirin_pcie_get_resource(struct kirin_pcie *kirin_pcie,
  131. struct platform_device *pdev)
  132. {
  133. struct device *dev = &pdev->dev;
  134. struct resource *apb;
  135. struct resource *phy;
  136. struct resource *dbi;
  137. apb = platform_get_resource_byname(pdev, IORESOURCE_MEM, "apb");
  138. kirin_pcie->apb_base = devm_ioremap_resource(dev, apb);
  139. if (IS_ERR(kirin_pcie->apb_base))
  140. return PTR_ERR(kirin_pcie->apb_base);
  141. phy = platform_get_resource_byname(pdev, IORESOURCE_MEM, "phy");
  142. kirin_pcie->phy_base = devm_ioremap_resource(dev, phy);
  143. if (IS_ERR(kirin_pcie->phy_base))
  144. return PTR_ERR(kirin_pcie->phy_base);
  145. dbi = platform_get_resource_byname(pdev, IORESOURCE_MEM, "dbi");
  146. kirin_pcie->pci->dbi_base = devm_ioremap_resource(dev, dbi);
  147. if (IS_ERR(kirin_pcie->pci->dbi_base))
  148. return PTR_ERR(kirin_pcie->pci->dbi_base);
  149. kirin_pcie->crgctrl =
  150. syscon_regmap_lookup_by_compatible("hisilicon,hi3660-crgctrl");
  151. if (IS_ERR(kirin_pcie->crgctrl))
  152. return PTR_ERR(kirin_pcie->crgctrl);
  153. kirin_pcie->sysctrl =
  154. syscon_regmap_lookup_by_compatible("hisilicon,hi3660-sctrl");
  155. if (IS_ERR(kirin_pcie->sysctrl))
  156. return PTR_ERR(kirin_pcie->sysctrl);
  157. return 0;
  158. }
  159. static int kirin_pcie_phy_init(struct kirin_pcie *kirin_pcie)
  160. {
  161. struct device *dev = kirin_pcie->pci->dev;
  162. u32 reg_val;
  163. reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_CTRL1);
  164. reg_val &= ~PHY_REF_PAD_BIT;
  165. kirin_apb_phy_writel(kirin_pcie, reg_val, PCIE_APB_PHY_CTRL1);
  166. reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_CTRL0);
  167. reg_val &= ~PHY_PWR_DOWN_BIT;
  168. kirin_apb_phy_writel(kirin_pcie, reg_val, PCIE_APB_PHY_CTRL0);
  169. usleep_range(TIME_PHY_PD_MIN, TIME_PHY_PD_MAX);
  170. reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_CTRL1);
  171. reg_val &= ~PHY_RST_ACK_BIT;
  172. kirin_apb_phy_writel(kirin_pcie, reg_val, PCIE_APB_PHY_CTRL1);
  173. usleep_range(PIPE_CLK_WAIT_MIN, PIPE_CLK_WAIT_MAX);
  174. reg_val = kirin_apb_phy_readl(kirin_pcie, PCIE_APB_PHY_STATUS0);
  175. if (reg_val & PIPE_CLK_STABLE) {
  176. dev_err(dev, "PIPE clk is not stable\n");
  177. return -EINVAL;
  178. }
  179. return 0;
  180. }
  181. static void kirin_pcie_oe_enable(struct kirin_pcie *kirin_pcie)
  182. {
  183. u32 val;
  184. regmap_read(kirin_pcie->sysctrl, SCTRL_PCIE_OE_OFFSET, &val);
  185. val |= PCIE_DEBOUNCE_PARAM;
  186. val &= ~PCIE_OE_BYPASS;
  187. regmap_write(kirin_pcie->sysctrl, SCTRL_PCIE_OE_OFFSET, val);
  188. }
  189. static int kirin_pcie_clk_ctrl(struct kirin_pcie *kirin_pcie, bool enable)
  190. {
  191. int ret = 0;
  192. if (!enable)
  193. goto close_clk;
  194. ret = clk_set_rate(kirin_pcie->phy_ref_clk, REF_CLK_FREQ);
  195. if (ret)
  196. return ret;
  197. ret = clk_prepare_enable(kirin_pcie->phy_ref_clk);
  198. if (ret)
  199. return ret;
  200. ret = clk_prepare_enable(kirin_pcie->apb_sys_clk);
  201. if (ret)
  202. goto apb_sys_fail;
  203. ret = clk_prepare_enable(kirin_pcie->apb_phy_clk);
  204. if (ret)
  205. goto apb_phy_fail;
  206. ret = clk_prepare_enable(kirin_pcie->pcie_aclk);
  207. if (ret)
  208. goto aclk_fail;
  209. ret = clk_prepare_enable(kirin_pcie->pcie_aux_clk);
  210. if (ret)
  211. goto aux_clk_fail;
  212. return 0;
  213. close_clk:
  214. clk_disable_unprepare(kirin_pcie->pcie_aux_clk);
  215. aux_clk_fail:
  216. clk_disable_unprepare(kirin_pcie->pcie_aclk);
  217. aclk_fail:
  218. clk_disable_unprepare(kirin_pcie->apb_phy_clk);
  219. apb_phy_fail:
  220. clk_disable_unprepare(kirin_pcie->apb_sys_clk);
  221. apb_sys_fail:
  222. clk_disable_unprepare(kirin_pcie->phy_ref_clk);
  223. return ret;
  224. }
  225. static int kirin_pcie_power_on(struct kirin_pcie *kirin_pcie)
  226. {
  227. int ret;
  228. /* Power supply for Host */
  229. regmap_write(kirin_pcie->sysctrl,
  230. SCTRL_PCIE_CMOS_OFFSET, SCTRL_PCIE_CMOS_BIT);
  231. usleep_range(TIME_CMOS_MIN, TIME_CMOS_MAX);
  232. kirin_pcie_oe_enable(kirin_pcie);
  233. ret = kirin_pcie_clk_ctrl(kirin_pcie, true);
  234. if (ret)
  235. return ret;
  236. /* ISO disable, PCIeCtrl, PHY assert and clk gate clear */
  237. regmap_write(kirin_pcie->sysctrl,
  238. SCTRL_PCIE_ISO_OFFSET, SCTRL_PCIE_ISO_BIT);
  239. regmap_write(kirin_pcie->crgctrl,
  240. CRGCTRL_PCIE_ASSERT_OFFSET, CRGCTRL_PCIE_ASSERT_BIT);
  241. regmap_write(kirin_pcie->sysctrl,
  242. SCTRL_PCIE_HPCLK_OFFSET, SCTRL_PCIE_HPCLK_BIT);
  243. ret = kirin_pcie_phy_init(kirin_pcie);
  244. if (ret)
  245. goto close_clk;
  246. /* perst assert Endpoint */
  247. if (!gpio_request(kirin_pcie->gpio_id_reset, "pcie_perst")) {
  248. usleep_range(REF_2_PERST_MIN, REF_2_PERST_MAX);
  249. ret = gpio_direction_output(kirin_pcie->gpio_id_reset, 1);
  250. if (ret)
  251. goto close_clk;
  252. usleep_range(PERST_2_ACCESS_MIN, PERST_2_ACCESS_MAX);
  253. return 0;
  254. }
  255. close_clk:
  256. kirin_pcie_clk_ctrl(kirin_pcie, false);
  257. return ret;
  258. }
  259. static void kirin_pcie_sideband_dbi_w_mode(struct kirin_pcie *kirin_pcie,
  260. bool on)
  261. {
  262. u32 val;
  263. val = kirin_apb_ctrl_readl(kirin_pcie, SOC_PCIECTRL_CTRL0_ADDR);
  264. if (on)
  265. val = val | PCIE_ELBI_SLV_DBI_ENABLE;
  266. else
  267. val = val & ~PCIE_ELBI_SLV_DBI_ENABLE;
  268. kirin_apb_ctrl_writel(kirin_pcie, val, SOC_PCIECTRL_CTRL0_ADDR);
  269. }
  270. static void kirin_pcie_sideband_dbi_r_mode(struct kirin_pcie *kirin_pcie,
  271. bool on)
  272. {
  273. u32 val;
  274. val = kirin_apb_ctrl_readl(kirin_pcie, SOC_PCIECTRL_CTRL1_ADDR);
  275. if (on)
  276. val = val | PCIE_ELBI_SLV_DBI_ENABLE;
  277. else
  278. val = val & ~PCIE_ELBI_SLV_DBI_ENABLE;
  279. kirin_apb_ctrl_writel(kirin_pcie, val, SOC_PCIECTRL_CTRL1_ADDR);
  280. }
  281. static int kirin_pcie_rd_own_conf(struct pcie_port *pp,
  282. int where, int size, u32 *val)
  283. {
  284. struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
  285. struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
  286. int ret;
  287. kirin_pcie_sideband_dbi_r_mode(kirin_pcie, true);
  288. ret = dw_pcie_read(pci->dbi_base + where, size, val);
  289. kirin_pcie_sideband_dbi_r_mode(kirin_pcie, false);
  290. return ret;
  291. }
  292. static int kirin_pcie_wr_own_conf(struct pcie_port *pp,
  293. int where, int size, u32 val)
  294. {
  295. struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
  296. struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
  297. int ret;
  298. kirin_pcie_sideband_dbi_w_mode(kirin_pcie, true);
  299. ret = dw_pcie_write(pci->dbi_base + where, size, val);
  300. kirin_pcie_sideband_dbi_w_mode(kirin_pcie, false);
  301. return ret;
  302. }
  303. static u32 kirin_pcie_read_dbi(struct dw_pcie *pci, void __iomem *base,
  304. u32 reg, size_t size)
  305. {
  306. struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
  307. u32 ret;
  308. kirin_pcie_sideband_dbi_r_mode(kirin_pcie, true);
  309. dw_pcie_read(base + reg, size, &ret);
  310. kirin_pcie_sideband_dbi_r_mode(kirin_pcie, false);
  311. return ret;
  312. }
  313. static void kirin_pcie_write_dbi(struct dw_pcie *pci, void __iomem *base,
  314. u32 reg, size_t size, u32 val)
  315. {
  316. struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
  317. kirin_pcie_sideband_dbi_w_mode(kirin_pcie, true);
  318. dw_pcie_write(base + reg, size, val);
  319. kirin_pcie_sideband_dbi_w_mode(kirin_pcie, false);
  320. }
  321. static int kirin_pcie_link_up(struct dw_pcie *pci)
  322. {
  323. struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
  324. u32 val = kirin_apb_ctrl_readl(kirin_pcie, PCIE_APB_PHY_STATUS0);
  325. if ((val & PCIE_LINKUP_ENABLE) == PCIE_LINKUP_ENABLE)
  326. return 1;
  327. return 0;
  328. }
  329. static int kirin_pcie_establish_link(struct pcie_port *pp)
  330. {
  331. struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
  332. struct kirin_pcie *kirin_pcie = to_kirin_pcie(pci);
  333. struct device *dev = kirin_pcie->pci->dev;
  334. int count = 0;
  335. if (kirin_pcie_link_up(pci))
  336. return 0;
  337. dw_pcie_setup_rc(pp);
  338. /* assert LTSSM enable */
  339. kirin_apb_ctrl_writel(kirin_pcie, PCIE_LTSSM_ENABLE_BIT,
  340. PCIE_APP_LTSSM_ENABLE);
  341. /* check if the link is up or not */
  342. while (!kirin_pcie_link_up(pci)) {
  343. usleep_range(LINK_WAIT_MIN, LINK_WAIT_MAX);
  344. count++;
  345. if (count == 1000) {
  346. dev_err(dev, "Link Fail\n");
  347. return -EINVAL;
  348. }
  349. }
  350. return 0;
  351. }
  352. static int kirin_pcie_host_init(struct pcie_port *pp)
  353. {
  354. kirin_pcie_establish_link(pp);
  355. return 0;
  356. }
  357. static struct dw_pcie_ops kirin_dw_pcie_ops = {
  358. .read_dbi = kirin_pcie_read_dbi,
  359. .write_dbi = kirin_pcie_write_dbi,
  360. .link_up = kirin_pcie_link_up,
  361. };
  362. static const struct dw_pcie_host_ops kirin_pcie_host_ops = {
  363. .rd_own_conf = kirin_pcie_rd_own_conf,
  364. .wr_own_conf = kirin_pcie_wr_own_conf,
  365. .host_init = kirin_pcie_host_init,
  366. };
  367. static int __init kirin_add_pcie_port(struct dw_pcie *pci,
  368. struct platform_device *pdev)
  369. {
  370. pci->pp.ops = &kirin_pcie_host_ops;
  371. return dw_pcie_host_init(&pci->pp);
  372. }
  373. static int kirin_pcie_probe(struct platform_device *pdev)
  374. {
  375. struct device *dev = &pdev->dev;
  376. struct kirin_pcie *kirin_pcie;
  377. struct dw_pcie *pci;
  378. int ret;
  379. if (!dev->of_node) {
  380. dev_err(dev, "NULL node\n");
  381. return -EINVAL;
  382. }
  383. kirin_pcie = devm_kzalloc(dev, sizeof(struct kirin_pcie), GFP_KERNEL);
  384. if (!kirin_pcie)
  385. return -ENOMEM;
  386. pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL);
  387. if (!pci)
  388. return -ENOMEM;
  389. pci->dev = dev;
  390. pci->ops = &kirin_dw_pcie_ops;
  391. kirin_pcie->pci = pci;
  392. ret = kirin_pcie_get_clk(kirin_pcie, pdev);
  393. if (ret)
  394. return ret;
  395. ret = kirin_pcie_get_resource(kirin_pcie, pdev);
  396. if (ret)
  397. return ret;
  398. kirin_pcie->gpio_id_reset = of_get_named_gpio(dev->of_node,
  399. "reset-gpio", 0);
  400. if (kirin_pcie->gpio_id_reset < 0)
  401. return -ENODEV;
  402. ret = kirin_pcie_power_on(kirin_pcie);
  403. if (ret)
  404. return ret;
  405. platform_set_drvdata(pdev, kirin_pcie);
  406. return kirin_add_pcie_port(pci, pdev);
  407. }
  408. static const struct of_device_id kirin_pcie_match[] = {
  409. { .compatible = "hisilicon,kirin960-pcie" },
  410. {},
  411. };
  412. struct platform_driver kirin_pcie_driver = {
  413. .probe = kirin_pcie_probe,
  414. .driver = {
  415. .name = "kirin-pcie",
  416. .of_match_table = kirin_pcie_match,
  417. .suppress_bind_attrs = true,
  418. },
  419. };
  420. builtin_platform_driver(kirin_pcie_driver);