|
@@ -51,6 +51,8 @@
|
|
#define GROUP1_NR_IRQS 6
|
|
#define GROUP1_NR_IRQS 6
|
|
#define IRQ_MASK_BASE 0x4e19
|
|
#define IRQ_MASK_BASE 0x4e19
|
|
#define IRQ_STATUS_BASE 0x4e0b
|
|
#define IRQ_STATUS_BASE 0x4e0b
|
|
|
|
+#define GPIO_IRQ0_MASK GENMASK(6, 0)
|
|
|
|
+#define GPIO_IRQ1_MASK GENMASK(5, 0)
|
|
#define UPDATE_IRQ_TYPE BIT(0)
|
|
#define UPDATE_IRQ_TYPE BIT(0)
|
|
#define UPDATE_IRQ_MASK BIT(1)
|
|
#define UPDATE_IRQ_MASK BIT(1)
|
|
|
|
|
|
@@ -309,7 +311,7 @@ static irqreturn_t wcove_gpio_irq_handler(int irq, void *data)
|
|
return IRQ_NONE;
|
|
return IRQ_NONE;
|
|
}
|
|
}
|
|
|
|
|
|
- pending = p[0] | (p[1] << 8);
|
|
|
|
|
|
+ pending = (p[0] & GPIO_IRQ0_MASK) | ((p[1] & GPIO_IRQ1_MASK) << 7);
|
|
if (!pending)
|
|
if (!pending)
|
|
return IRQ_NONE;
|
|
return IRQ_NONE;
|
|
|
|
|
|
@@ -333,7 +335,7 @@ static irqreturn_t wcove_gpio_irq_handler(int irq, void *data)
|
|
break;
|
|
break;
|
|
}
|
|
}
|
|
|
|
|
|
- pending = p[0] | (p[1] << 8);
|
|
|
|
|
|
+ pending = (p[0] & GPIO_IRQ0_MASK) | ((p[1] & GPIO_IRQ1_MASK) << 7);
|
|
}
|
|
}
|
|
|
|
|
|
return IRQ_HANDLED;
|
|
return IRQ_HANDLED;
|